Данная коммуникационная опция дает разработчикам способ предложить нестандартные eSATA функции, такие как считывание состояния кнопок, и быть уверенным в том что внешнее устройство хранения обеспечит переносимость данных между современными и будущими компьютерными платформами. Были представлены два новых контроллера запоминающего устройства на основе ядра ARM7.
OXUF934DSb предлагает полный универсальный интерфейс, а для аппаратуры не требующей работы с FireWire800, имеется более дешевая версия микросхемы OXUF934DSA. Для микросхем имеются драйверы ведущего устройства, совместимые с Windows и Mac OS для системного использования и GPIO управляющих приложений. Для упрощения проведения модернизации у пользователя, внутреннее программное обеспечение может быть передано через FireWire или USB-порты.
Имея два SATA-ядра и реализацию физического уровня (PHY), контроллер разработан для обеспечения максимальной производительности при минимальном запаздывании, с быстродействием интерфейса 3Гбит/с для SATA II внешнего запоминающего устройства и 1,5Гбит/с для обратной совместимости с SATA I внешним запоминающим устройством.
Так как одно из SATA-ядер может быть сконфигурировано и как ведущий и как порт устройства, оно может быть использовано для создания и eSATA-интерфейса и как хост интерфейс для подключения второго жесткого диска.
В режиме двух ведущих SATA-устройств, контроллер может обеспечивать одновременное использование (RAID 0) и чередование дисков, или же в режиме eSATA двух дисковая RAID 0 конфигурация без труда создается с помощью внешнего разветвителя порта.
Встроенный в контроллер USB2.0 физический интерфейс PHY, поддерживает полноскоростной и высокоскоростной режимы работы, используя протокол класса устройств Mass Storage только для массовой передачи и является обратно совместимым с USB1.1. Его быстрая скорость передачи данных при чтении и записи гарантирует, что будет получена максимально возможная производительность ведущего устройства. Использование аппаратного ускорения при небольших размерах блоков данных обеспечивает физический интерфейс PHY и канальный уровень IEEE1394, что обеспечивает наилучшие параметры при работе по шине FireWire.
Источник: terraelectronica.ru