Новости электроники
Архив : 21 Октябрь 2008 год
NXP LPC3130 объединяет высокоскоростной USB 2.0 OTG, включая PHY, отдельную схему ФАПЧ, 180МГц ARM926EJ, 96KB ОЗУ, контроллер NAND Flash памяти, универсальный интерфейс внешней шины, четыре канала 10-тибитного АЦП и множество последовательных и параллельных интерфейсов в одном кристалле, предназначенном для рынков бытовой, промышленной, медицинской и коммуникационной аппаратуры. LPC3130 имеет очень гибкий в использовании блок формирования тактовой частоты (CGU), который обеспечивает динамическое управление тактированием и масштабирование потребления энергии в экономичной аппаратуре.
Созданный по 90нм технологии, LPC3130 имеет 180МГц ARM926EJ ядро с 16кбит кэш данных и 16кбит кэш инструкций. LPC3130 может выполнять начальную загрузку с NAND Flash памяти, SPI Flash памяти, SDHC/MMC карт, UART и USB интерфейсов. Встроенный контроллер NAND Flash памяти имеет коррекцию ошибок. LPC3130 имеет внешний 8/16 битный интерфейс подключения SRAM и SDRAM памяти, а также интерфейс подключения карт памяти, поддерживающий SDHC, MMC/SDIO и CE-ATA периферию. Последовательные интерфейсы включают в себя SPI/SSI, 2x I2C, 2x I2S, UART и ШИМ интерфейсы.
Перечень функций замыкают четырехканальный 10-тибитный блок АЦП, таймеры общего назначения, сторожевой таймер (WDT) и ввод-вывод общего назначения (GPIO). Для использования в аппаратуре, требующей визуального отображения, в LPC3130 встроен 4/8/16-тибитный, совместимый с 6800/8080, интерфейс ЖКИ. LPC3131 имеет общий объем памяти ОЗУ 192Кбт. Начало производства LPC3130 и LPC3131 компании NXP, изготавливаемых в корпусе TFBGA180 (шаг 0.8мм), запланировано на конец 2008 года. Демонстрационные образцы микросхем были представлены на конференции ARM Developers в Сан Хосе, 7-9 октября 2008 года.
Источник: terraelectronica.ru
Плата Cyclone III FPGA Starter Board выполнена на основе FPGA семейства CycloneIII типа EP3C25F324. Установленные на ней микросхемы памяти позволяют проверить функционирование разработанного цифрового устройства. Загрузка кода проекта может быть выполнена с использованием встроенного интерфейса USB-Blaster, либо внешним загрузчиком через порт JTAG.
Обращение к аппаратным ресурсам платы осуществляется через программу с удобным интерфейсом пользователя.
На плате установлен разъем HSMC (High-speed mezzanine connector), позволяющий подключить мезонин с аналогичным разъемом.
На компакт-диске находится документация, включающая руководство по быстрому старту.
Отличительные особенности:
- установлена микросхема FPGA семейства CycloneIII типа EP3C25F324;
- 16 MБ флэш-память,1 MБ SRAM, 256 Mбит DDR SRAM;
- встроенный USB-Blaster;
- разъем J-TAG;
- разъемы USB-B, HSMC (высокоскоростной мезонинный разъем);
- встроенный синхрогенератор 50МГц;
- 6 кнопок (4 пользователя) и 7 светодиодов (4 пользователя);
- источники питания на микросхемах LTM4603EV-1, LTC3413, LT1959 и LT1117
Комплектация:
- плата Cyclone III FPGA Starter Board;
- кабель USB;
- блок питания;
- компакт-диск с документацией и программным обеспечением.
Документация и программное обеспечение (на сайте производителя):
- QuartusIITM (Web Edition);
- Nios II Embedded Design Suit (Evaluation Edition);
- ModelSimTM (Web Edition).
Источник: terraelectronica.ru